Il sistema di feedback di acquisizione CIQTEK AFS1025 è un sistema di misurazione e controllo completo che integra l'acquisizione di segnali analogici e l'uscita del segnale.
Può essere ampiamente utilizzato in ambito di comunicazioni, radar, guerra elettronica e risonanza magnetica nucleare. Integra 2 canali di uscita del segnale, acquisizione e algoritmo di elaborazione del segnale in tempo reale FPGA.
Canale di uscita: frequenza di campionamento 2 GSa/s, larghezza di banda 430 MHz
Demodulazione parallela e giudizio di stato di 10 qubit
SDK: supporta Python, C++, Matlab
Canale di acquisizione: frequenza di campionamento 1 GSa/s, larghezza di banda 480 MHz
Interfaccia operativa grafica
Sorgente microonde integrata opzionale
512 MSa/ch di memorizzazione della forma d'onda
Supporta la sincronizzazione multi-dispositivo, espandi più canali
| Canali | 2 |
| Tipo di interfaccia | BNC |
| Larghezza di banda analogica | DC-430 MHz |
| Risoluzione verticale | 16 bit |
| Tempo di salita/tempo di discesa | <1 ns (@250 mV, 10%-90%) |
| Frequenza di campionamento DAC | 2 GSa/s |
| Profondità di stoccaggio | 512 MSa/ch |
| Gamma di ampiezza di uscita | ±250 mV, ±750 mV a 50 Ω |
|
Armoniche di uscita (@250 mV) |
HD2: -70 dBc a 50 MHz -55 dBc a 100 MHz -44 dBc a 200 MHz -50 dBc a 400 MHz HD3: -67 dBc a 50 MHz -65 dBc a 100 MHz -71 dBc a 200 MHz -66 dBc a 400 MHz |
| Ampiezza del rumore di uscita | 21n V/√Hz @100 kHz (@250 mV) |
| Rumore di fase di uscita | -135 dBc a 10 MHz offset 1 KHz |
| Ingresso di clock di riferimento | 10 MHz/100 MHz |
| Uscita di clock di riferimento | 10 MHz/100 MHz |
| Canali di ingresso trigger | 2 |
| Tensione di ingresso del trigger | 0-5 V |
| Canali di uscita trigger | 2 |
| Tensione di uscita del trigger | LVTTL |
| Canali | 2 |
| Tipo di interfaccia | BNC |
| Larghezza di banda analogica | DC-480 MHz |
| Risoluzione verticale | 12 bit |
| Intervallo di input | ±500 mV, ±1,5 V a 50 Ω |
| Frequenza di campionamento ADC | 1 GSa/s |
| Lunghezza di acquisizione | 100 Kpts |
| Armoniche di ingresso | < -64 dBc (@500mV) |
| ENOB | ≥ 8,5 bit |